基本结构:n 个地址线输入、m 个输出的组合电路。
n 输入 → 个存储单元 x 存储单元位数(位线) = 容量
word line → bit line
NMOS 构造
有连接就是 1,没有连接就是 0
所以可以表示成对输入的函数
阵列图 由于是最小想,可以写成先与再或的性质(连线代表)
函数用 rom 构造方法:
- 用最小项表示
- 把输入译码 正反都要写出来 (与阵列)
- 输出连接对应的最小项
2024年5月28日1分钟阅读
基本结构:n 个地址线输入、m 个输出的组合电路。
n 输入 → 2n 个存储单元 x 存储单元位数(位线) = 容量
word line → bit line
NMOS 构造
有连接就是 1,没有连接就是 0
所以可以表示成对输入的函数
阵列图 由于是最小想,可以写成先与再或的性质(连线代表)
函数用 rom 构造方法: